0
雷鋒網消息,英特爾今日宣布將收購一家名為eASIC的公司,交易將在下個月內完成,細節尚未披露。
eASIC可為“結構化ASIC”開發FPGA設計工具。結構化ASIC是FPGA和ASIC之間的中間體,可滿足快速推出和低成本需求。從技術上講,英特爾自2015年以來一直在其定制Xeons中使用eASIC技術,但這次收購意味著eASIC團隊將成為英特爾可編程解決方案組(PSG)的一部分。

對于使用計算機技術的人來說,除了經常提到的CPU和GPU,還有其他的處理器類需要注意。FPGA(Field Programmable Gate Arrays)即現場可編程門陣列,這種芯片中集成了數百萬個邏輯單元,可配置為代表半導體處理器設計的任何部分。FPGA提供了一種在電路中設計電路的快速方法,大多數CPU和GPU在制造之前都要首先在FPGA上進行仿真,以確保它們正常工作。
而ASIC(Application Specific Integrated Circuit)則是是僅為固定目的而設計的專用集成電路。ASIC設計通常是高度優化的,沒有額外的芯片面積用于額外的邏輯。ASIC通常是不可配置的,它的速度非常快,而且功耗非常低,但設計ASIC往往成本非常昂貴。一些對ASIC有少量需求的公司有時會因為時間、成本和規模的原因,以犧牲功率為代價將其設計部署在FPGA上。

eASIC的“結構化ASIC”所做的更多是一種折中,工程師可以使用FPGA創建設計,然后將固定布局烘焙到單個設計掩模中,而不用花時間優化電路布局。通過像ASIC那樣的固定設計,它比可變設計的FPGA更快,但卻犧牲了ASIC的功耗和芯片面積優勢,且結構化ASIC最終不再是可編程的。eASIC還在其單層內提供硬編碼的單元庫,進一步降低了功耗,芯片面積和上市時間。設計人員還可以放棄標準ASIC任務,如時鐘平衡,信號完整性分析,功率下垂和測試插入。

據雷鋒網了解,英特爾至少在2015年就已經開始使用eASIC定制Xeons,英特爾當時曾表示它正在努力為其客戶在Xeon軟件包中集成可編程技術,以改進工作流、性能、功耗和成本。除了英特爾通常公開發布的標準Xeon處理器之外,英特爾還與主要客戶合作,創建自定義的CPU設計,這一點在這張較早的幻燈片中有所提及:

如圖所示,英特爾有目的地為其Xeon添加功能,其中一些功能已公開,以幫助協助工作流程。借助最新一代的Xeon Scalable處理器,這也可以擴展到通過eASIC設計構建的額外芯片封裝。現在英特爾將要收購這項技術并將其轉移到內部,這會使英特爾擁有更好的垂直整合能力,并能夠將其擴展到其他產品領域。
目前,eASIC的最新產品線建立在GlobalFoundries 28nm和TSMC的舊產品上。英特爾希望在交易完成后深入了解其路線圖,并判斷能否將其快速轉換到英特爾的流程上。英特爾表示將保持其業務連續性,交易結束后情況將更加清晰。
雷峰網原創文章,未經授權禁止轉載。詳情見轉載須知。